活動安排 |
時間 |
專題名稱 |
主要內容 |
13:00~13:30 簽到 |
13:30 |
14:30 |
專題1 基于FPGA的數字視頻圖像處理系統設計方法 |
1、FPGA的新發展現狀和設計流程;
2、基于FPGA的嵌入式系統技術,以Altera公司的NIOSII處理器為例;
3、基于FPGA構建數字視頻圖像處理系統的優勢;
4、設計實例:基于FPGA的MPEG4 AVC/H.264視頻編碼器;
5、總結:設計基于FPGA高速數字信號處理(DSP)系統的幾點經驗 |
本專題主講老師:姚老師 北京航空航天大學自動化專業博士學位,有8年的FPGA和DSP系統硬件開發經驗,成功開發了衛星載超高速圖像壓縮系統、紅外圖像采集壓縮和傳輸系統、基于MPEG4/H.264的網絡監控系統、高速(1GHz)并行(4顆)DSP圖像處理系統, 超大規模高速500萬門FPGA驗證平臺(Altera StratixII EP2S180)。目前正在參與或負責多項“十五”和“十一五”預研項目以及863重點項目的硬、軟件設計等工作。近4年來一直從事視頻和圖像處理領域的高速DSP系統硬、軟件和FPGA系統的設計和開發,具有非常豐富的高速系統設計經驗,精通TI公司的C6000系列高速DSP和Altera公司的全系列FPGA/CPLD。 |
休息交流10分鐘 |
14:40 |
15:40 |
專題2 C6000系列DSP體系結構介紹 |
1. C6000 DSP結構
2. C6000 CPU核結構
3. C6000 的存儲器結構
4. C6000 指令系統簡介
5. C6000 流水線介紹 |
本專題主講老師:田老師 華清遠見講師,2003.4博士畢業于北京理工大學電子工程系信號與信息處理專業,DSP資深專家,有8年的DSP系統軟件和硬件開發經驗。自2001年起,在北京、上海和天津等城市做過十多次的關于DSP開發和調試的講座和培訓。 |
休息交流10分鐘 |
15:50 |
16:50 |
專題3 基于ARM的程序開發與調試技巧 |
作為嵌入式系統中主流處理器,熟悉ARM編程是每個ARM工程師應該具備的技能。選擇一款具有完善的功能,友好的用戶界面,易上手的開發工具能極大方便項目開發。本專題將介紹ARM編程的基本思想,并以IAR集成開發環境為例,介紹ARM程序的調試方法。
1.ARM程序的特性
2.如何選擇高效的開發工具
3.ARM程序設計技巧
4.使用IAR調試ARM程序 |
本專題由IAR公司資深工程師主講,親身傳授多年項目開發經驗。 |
16:50~17:10 現場抽獎活動 |
Red Logic工作室友情贊助:
◆ “紅色颶風II代SoPC開發系統-Altera Cyclone EP1C6”
北京瑞泰創新科技有限責任公司友情贊助:
◆ “5509EVM板”
互動出版網( http://www.china-pub.com/)友情贊助:
1.現場與會人員精彩提問: 嵌入式、DSP、單片機類圖書作為獎品;
2.現場報名華清遠見培訓課程前10名,互動出版網提供價值100元以內的相關圖書一本;
3.現場購書即送互動出版網( http://www.china-pub.com/)三星級會員卡。
|